

#### **DEPARTAMENTO SISTEMAS DIGITALES Y TELECOMUNICACIONES**

### Práctica Nº 6. Contadores

### 1. Datos de la práctica

| Carrera                 | INGENIERÍA ELECTRÓNICA |                          |       |  |
|-------------------------|------------------------|--------------------------|-------|--|
| Semestre                |                        |                          | Grupo |  |
| Tipo de Práctica        | ☐ Laboratorio          | ☐ Simulación             | Fecha |  |
| Asignatura              | Electrónica Digital I  |                          |       |  |
| Unidad Temática         |                        |                          |       |  |
| Nº Alumnos por práctica | 2                      | Nº Alumnos por reporte 2 |       |  |
| Nombre del Profesor     |                        |                          |       |  |
| Nombre(s) de Alumno(s)  | 1.                     |                          |       |  |
|                         | 2.                     |                          |       |  |
| Tiempo estimado         | V                      | o. Bo. Profesor          |       |  |
| Comentarios             |                        |                          |       |  |

## 2. Objetivos

- Describir la diferencia entre los sistemas síncronos y asíncronos.
- Comprender el funcionamiento de los flip flops a través de los diagramas de tiempo de sus salidas.
- Utilizar los diagramas de transición de estados para describir la operación de un contador.

#### 3. Medios a utilizar

Por cada práctica y por cada puesto de laboratorio, los materiales a utilizar son:

| Cantidad | Descripción                           |
|----------|---------------------------------------|
| 1        | Computadora                           |
| 1        | Tarjeta de desarrollo Basys2 Digilent |
| 1        | Software Xilinx ISE® Webpackv14.7     |

# 4. Actividades previas

Diseñar un contador ascendente de 0 al 7 que deba incluir:

- Diagrama de estado
- Tablas de estado del sistema
- Diagrama del circuito del contador con flip flop tipo D



#### **DEPARTAMENTO SISTEMAS DIGITALES Y TELECOMUNICACIONES**

#### 5. Introducción

Un contador digital corresponde a una máquina secuencial que recibe pulsos de una señal de reloj, cuenta los flancos de bajada (o de subida) de la misma señal y entrega dicha cuenta, en binario, por las salidas. La cantidad máxima que se alcance a contar dependerá del número de bit de salida que se dispongan. Los contadores de década, del tipo BCD, se utilizan ampliamente en aplicaciones donde los pulsos o sucesos van a ser contados y los resultados exhibidos en algún tipo de dispositivo de visualización numérica decimal.

En este laboratorio se realizará el código para modelar dos tipos de Flip Flops (Tipo D y JK). Una vez comprendido su funcionamiento, se hará un contador digital binario que cuente desde 0000 a 1111(0 – F). Utilizaremos el módulo x7seg de la práctica de laboratorio 4 para visualizar estos dígitos en un display de la tarjeta Basys2 y el módulo Bin2BCD para apreciarlo en formato decimal. El diseño incluye una señal de reloj y una señal de reset (clr) que se utiliza para poner a cero dichas cuentas.

### 6. Desarrollo de la práctica

#### Flip Flop Tipo D

- 1. Crear un nuevo proyecto en ISE® llamado FlipFlops.
- 2. Crear el módulo **DFF** para el Flip Flop tipo D descrito en el siguiente programa.

```
entity DFF is
    Port ( clk : in STD LOGIC;
           clr : in STD LOGIC;
           set : in STD LOGIC;
           D : in STD LOGIC;
           Q : out STD LOGIC;
           notQ : out STD LOGIC);
end DFF;
architecture Behavioral of DFF is
begin
process(clk,clr,set)
begin
     if(clr = '1') then
           0 <= '0';
          notQ <= '1';
     elsif (set = '1') then
           Q <= '1';
           notQ <= '0';
     elsif (rising edge(clk)) then
           Q \ll D;
           notQ <= not D;</pre>
     end if;
end process;
end Behavioral;
```



#### **DEPARTAMENTO SISTEMAS DIGITALES Y TELECOMUNICACIONES**

#### Flip Flop Tipo JK

3. Crear el módulo JKFF para el tipo de Flip Flop JK descrito en el siguiente programa.

```
entity JKFF is
    Port ( J : in STD LOGIC;
           K : in STD LOGIC;
           set : in STD LOGIC;
           clr : in STD LOGIC;
           clk : in STD LOGIC;
           Q : inout STD LOGIC;
           notQ : inout STD LOGIC);
end JKFF;
architecture Behavioral of JKFF is
begin
process(clk,clr,set)
begin
     if(clr = '1') then
          Q <= '0';
          notQ <= '1';</pre>
     elsif (set = '1') then
          Q <= '1';
          notQ <= '0';
     elsif (rising edge(clk)) then
          if (J='0' and K='0') then
               Q <= Q;
               notQ <= not Q;</pre>
          elsif(J='0' and K='1') then
               Q <= '0';
               notQ <= '1';
          elsif(J='1' and K='0') then
               Q <= '1';
               notQ <= '0';
          else
               Q \le not Q;
               notQ <= Q;</pre>
          end if;
     end if;
end process;
end Behavioral;
```



#### **DEPARTAMENTO SISTEMAS DIGITALES Y TELECOMUNICACIONES**

#### Simulación

- 1. Verificamos la sintaxis, agregamos una nueva fuente "New Source" y escogemos el tipo de archivo "VHDL Test Bench". Se tendrá que crear una simulación para cada archivo de Flip Flop que se ha realizado.
- 2. Recordemos pasarnos al modo Simulación y en el archivo VHDL Test Bench no comentar todas las líneas que hacen referencia a clock.
- 3. Agregue los siguientes estímulos para cada código correspondiente:

| Flip Flop D      | Flip Flop JK                            |
|------------------|-----------------------------------------|
|                  |                                         |
| clr <= '1';      | clr <= '1';                             |
| wait for 100 ns; | wait for 100 ns;                        |
|                  |                                         |
| clr <= '0';      | clr <= '0';                             |
| set <= '1';      | set <= '1';                             |
| wait for 100 ns; | <pre>wait for 100 ns;</pre>             |
|                  |                                         |
| clr <= '0';      | clr <= '0';                             |
| set <= '0';      | set <= '0';                             |
| D <= '0';        | J <= '0';                               |
| wait for 100 ns; | K <= '0';                               |
|                  | wait for 100 ns;                        |
| D <= '1';        |                                         |
| wait for 100 ns; | J <= '0';                               |
| ·                | K <= '1';                               |
|                  | wait for 100 ns;                        |
|                  |                                         |
|                  | J <= '1';                               |
|                  | K <= '0';                               |
|                  | wait for 100 ns;                        |
|                  | """"""""""""""""""""""""""""""""""""""" |
|                  | J <= '1';                               |
|                  | K <= '1':                               |
|                  |                                         |
|                  | wait for 100 ns;                        |

4. Una vez agregado el estímulo deberíamos obtener las formas de onda para cada flip flop. Enseñe su simulación al profesor.

### 7. Actividades propuestas

#### Práctica: Diseño del Contador

Una vez realizado el análisis de los dos tipos de flip flop más utilizados, se reutilizará el módulo del Flip Flop tipo D para poder diseñar el contador de 0 a 15.

- 1. Crear un nuevo proyecto en ISE® llamado Contador.
- 2. Agregar el módulo del flip flop D que se ha elaborado previamente.



#### **DEPARTAMENTO SISTEMAS DIGITALES Y TELECOMUNICACIONES**

3. Instanciar el modulo las veces que sea necesario para diseñar el contador final según el diagrama de la Figura 1 y las ecuaciones de la Tabla.



Figura 1. Circuito Contador de 0 a 15

 $DA = (QA \ and \ notQB) \ or \ (QA \ and \ notQB) \ or \ (QA \ and \ notQD) \ or \ (notQA \ and \ QB \ and \ QC \ and \ QD)$   $DB = (QB \ and \ notQC) \ or \ (QB \ and \ notQD) or \ (notQB \ and \ QC \ and \ QD)$   $DC = QC \ xor \ QD$  DD = notQD



#### **DEPARTAMENTO SISTEMAS DIGITALES Y TELECOMUNICACIONES**

4. Agregar el Modulo **Bin2BCD** y el **X7Seg** para que el conteo binario realizado por el contador se visualice en los displays de siete segmentos a como se muestra en la Figura 2.



Figura 2. Estructura de un contador BCD con visualización en un display

- 5. Realizar la simulación del Proyecto y mostrársela al profesor.
- 6. Implementar su diseño en la tarjeta Basys2.

## 8. Trabajo a Entregar (Reporte)

Realice el contador asignado en clases en un nuevo proyecto VHDL de tal forma que su conteo se visualice en el display de siete segmentos. Recuerde incluir en el reporte el diagrama de estados, la tabla de estados, mapa de Karnaugh y la carpeta del proyecto generada por el Xilinx.